本文目录一览:
- 1、有没有做过AD9850或AD9851的大神?串行输入和并行输入的电路有没有区别?串行输入的时候其他7位是高是低?
- 2、求高手,了解关于DDS芯片AD9851信号发生器模块(具体到模块上的电容的用处)
- 3、用dds芯片(AD9851)设计波形发生器的方案
- 4、我用51单片机控制AD9851产生正弦波 并通过按键调节输出频率,为什么 输出频率 不正确呢
- 5、ad9851 电路至少需要提供好大的晶振才能正常工作。我采用12M的,能行不?就算6倍频率,也么有那么大的180M
- 6、AD9851的原理分析
有没有做过AD9850或AD9851的大神?串行输入和并行输入的电路有没有区别?串行输入的时候其他7位是高是低?
最近也在选用9850做实验,发现9850接线还是比较麻烦的。并行出入的话只要把8根数据线接到对应的单片机上就行;串行的话这里有张图,你可以参考一下:0和1接高,2、3、4、5和6接地,7口接单片机串行口。至于为什么,我也说不清楚,手册里似乎也没有,勉强接着用吧,程序的话网上荡一下就有了。不是大神啦,一般人了~~~。
求高手,了解关于DDS芯片AD9851信号发生器模块(具体到模块上的电容的用处)
百科跟百度文科都有啊
AD9851
概述:
AD9851是ADI公司采用先进的DDS技术推出的高集成度DDS频率合成器,它内部包括可编程DDS系统、高性能DAC及高速比较器,能实现全数字编程控制的频率合成和时钟发生。AD9851接口功能控制简单,可以用8位并行口或串行口直接输入频率、相位等控制数据。32位频率控制字,在180MHz时钟下,输出频率分辨率达0.0372Hz。先进的CMOS工艺使AD9851不仅性能指标一流,而且功耗低,在3.3V供电时,功耗仅为155mW。
各引脚介绍:
D0~D7: 8位数据输入口,可给内部寄存器装入40位控制数据。
PGND:6倍参考时钟倍频器的地。
PVCC:6倍参考时钟倍频器电源。
W—CLK:字装入信号,上升沿有效。
FQ—UD:频率更新控制信号,时钟上升沿确认输入数据有效。
REFCLOCK:外部参考时钟输入。
AGND:模拟地。
AVDD:模拟电源(+5V)。
DGND:数字地。
DVDD:数字电源(+5V)。
RSET:外部复位连接端。
VOUTN:内部比较器负向输出端。
VOUTP:内部比较器正向输出端。
VINN:内部比较器负向输入端。
VINP:内部比较器正向输入端。
DACBP:DAC旁路连接端。
IOUTB:”互补“DAC输出。
IOUT:内部DAC输出端。
RESET:复位端。
原理分析:
AD9851采用直接数字合成(DDS)技术,以数字控制振荡器(DCO)的形式产生频率/相位可变的正弦波,经过内部10位的高速数/ 模转换输出模拟信号。片内高速比较器可以将模拟正弦波信号转变为稳定的TTL/CMOS兼容的方波输出。
AD9851高速DD5内核可接收32位的频率控制字输入,在180MHz的系统时钟下可输出的频率分辨率为180MHz/(2的32次方)。AD9851内部提供一个6倍频的REFCLK倍频器,可以通过外接一个较低频率的基准时钟产生180MHz的内部个哦难过时钟,具有较好的无杂散动态范围和相位噪声特性。芯片内部提供了5位可编程相位调制精度,可使得输出波形的相位偏移小于11.25度;AD9851内部华提供了一个高速比较器,内部D/A转换器输出的正弦波可以通过它转换为方波输出。
AD9851频率控制字、相位调节字以及可以采用并行或串行方式异步加载到芯片内部。并行加载模式有连续5个8位字节构成,其中第一个8位字节包括5位相位调节字、1位6*REFCLK倍频器控制、1位电源休眠使能和一位加载模式;其余4个字节表示32位的频率控制字。串行加载模式由40位的数据流构成。
DDS电路可以看成是一个由系统时钟和N位频率控制字决定的数字分频器,相位累加器相当于模值可变的计数器。由频率控制字决定该计数器的模值,在下一个时钟脉冲开始相位累加器以新的相位增量进行累加。设置的相位增量越大,累加器循环一周就越快,从而输出的频率就越高。
用dds芯片(AD9851)设计波形发生器的方案
DDS里面集成了6倍时钟电路
这个芯片是由32位频率控制和8位相位控制字来控制输出波形的
至于说用这个芯片实现其他三角波之类的
是靠另外的外接电路
积分电路微分电路之类的
大哥
你的VC++应该学的很好吧
以后有机会跟你学学啊
你用VC界面充当上位机
然后用单片机给DDS写控制字就OK了
DDS的控制字有俩种控制方法
并行控制和串行控制
关于并行控制的
我这里有现成的程序
你要的话我可以给你
至于串行的
我正在研究
做好了的时候
有需要的话也可以给你
我用51单片机控制AD9851产生正弦波 并通过按键调节输出频率,为什么 输出频率 不正确呢
9851发送频率是先低位后高位的 你可以检查一下 你的代码里没有 有不清楚的可以把代码发给我 我给你改
ad9851 电路至少需要提供好大的晶振才能正常工作。我采用12M的,能行不?就算6倍频率,也么有那么大的180M
转自: 仅需一个30MHz晶振。如下:
AD9851是AD公司最新推出的采用先进的CMOS技术生产的直接数字合成器
AD9851的最高工作时钟为180MHz,内部除了完整的高速DDS外,还集成了时钟6倍频器和一个高速比较器。集成的时钟6倍频器降低了外部参考时钟频率,仅需一个30MHz晶振即可。因此减小了高频辐射,提高了系统的电磁兼容能力。
AD9851 DDS系统采用了32bits相位累加器及10bitsDAC,在70MHz模拟输出时,DAC输出的抑制寄生动态范围SFDR43dB。5bits相位控制可实现最小11.5°的相位改变。频率控制和相位调节可采用并行或串行方式。
AD9851工作电压范围较宽,为2.7~5.2V,180MHz工作时的功耗为550mW,功耗低,在2.7V时仅为4mW。AD9851采用28脚表面贴装形式封装。
9851内部有一个高速比较器 实为一个高速运放,将DDS输端出接入该比较器的一个输入脚,在另一个输入脚接上做比较的直流电平,就可以输出与DDS输出同频率的方波,改变直流电平就可以改变方波的占空比。
AD9851的原理分析
AD9851采用直接数字合成(DDS)技术,以数字控制振荡器(DCO)的形式产生频率/相位可变的正弦波,经过内部10位的高速数/ 模转换输出模拟信号。片内高速比较器可以将模拟正弦波信号转变为稳定的TTL/CMOS兼容的方波输出。
AD9851高速DDS内核可接收32位的频率控制字输入,在180MHz的系统时钟下可输出的频率分辨率为180MHz/(2的32次方)。AD9851内部提供一个6倍频的REFCLK倍频器,可以通过外接一个较低频率的基准时钟产生180MHz的内部基准时钟,具有较好的无杂散动态范围和相位噪声特性。芯片内部提供了5位可编程相位调制精度,可使得输出波形的相位偏移小于11.25度;AD9851内部华提供了一个高速比较器,内部D/A转换器输出的正弦波可以通过它转换为方波输出。
AD9851频率控制字、相位调节字以及可以采用并行或串行方式异步加载到芯片内部。并行加载模式有连续5个8位字节构成,其中第一个8位字节包括5位相位调节字、1位6*REFCLK倍频器控制、1位电源休眠使能和一位加载模式;其余4个字节表示32位的频率控制字。串行加载模式由40位的数据流构成。
DDS电路可以看成是一个由系统时钟和N位频率控制字决定的数字分频器,相位累加器相当于模值可变的计数器。由频率控制字决定该计数器的模值,在下一个时钟脉冲开始相位累加器以新的相位增量进行累加。设置的相位增量越大,累加器循环一周就越快,从而输出的频率就越高。
还没有评论,来说两句吧...